Le processeur Zen 6 Ryzen Medusa sera doté de deux contrôleurs de mémoire et d'une nouvelle orientation DIMM.
Il y a de nouveaux détails sur les processeurs AMD Ryzen de nouvelle génération sur Architecture Zen 6, qui a reçu le nom de code Méduse. Selon une fuite provenant de forums chinois, confirmée par une source chez Uniko's Hardware, les puces seront équipées de deux contrôleurs de mémoire, ce qui conduira à modifier la configuration préférée des modules DDR5.
Selon des initiés, l'un des nouveaux contrôleurs de mémoire intégrés (IMC) ne prendra en charge que 1 DIMM par canal (1DPC), ce qui limitera l'utilisation à deux bandes dans les configurations correspondantes. Cela affecte directement l’installation initiale et optimale des modules de mémoire.
Si les cartes AM5 sont désormais orientées slot A0 et B0, alors dans Zen 6 l'accent est mis passe à A1 et B1, en particulier dans les configurations à double emplacement telles que Mini-ITX et mATX. Dans le même temps, les cartes AM5 à quatre emplacements (A2/B2 et A1/B1) resteront compatibles, mais l'installation optimale se fera en A1 et B1, et non en A2 et B2, comme auparavant.
Il est également connu qu'AMD prévoit de fournir une compatibilité limitée avec les anciens emplacements A0/B0, cependant les performances seront inférieures, que lors de l'utilisation du nouveau schéma. Il a déjà été confirmé que la carte mère MSI MPOWER AM5 Prend en charge la nouvelle configuration DIMM.
Le Ryzen Medusa avec l'architecture Zen 6 devrait être commercialisé en 2026 année et apportera la croissance productivité, nouvelles solutions de cache и changements dans le nombre de cœurs, mais les principaux changements affecteront précisément sous-système de mémoire.